特性 | 描述 | ||||
指令集架構 | RISC-V 32位EMZc_Zicsr_Zifencei | ||||
模式 | 機器模式(Machine-mode)、用戶模式(User-mode) | ||||
安全 | 可配置0-16個物理內存保護(PMP)區(qū)域 | ||||
流水線 | 3級流水線 | ||||
處理器內存儲 | TIM0 和 TIM1,大小均可配置(0KB-128MB),ECC可選 | ||||
中斷 | CLIC 中斷控制器,支持112個中斷請求,支持不可屏蔽中斷(NMI) | ||||
調試 | 調試模塊(Debug module)支持JTAG/cJTAG | ||||
總線接口 | 1. 外設接口(Peripheral Port):32位AHB主接口 2. 前置接口(Front Port) :32位AHB從接口 ,用于從外部訪問TIM0和TIM1 |
||||
CoreMark(CoreMarks/MHz) | 3.25 | ||||
Dhrystone-Legla(DMIPS/MHz) | 1.47 |